基于MG3500 SoC视频编解码系统的硬件设计
随着微电子、计算机、网络和通信技术的迅猛发展,数字视频压缩技术受到了越来越广泛的重视,并逐步成为了信息技术领域的研究热点之一。H.264是联合视频专家组(JVT)制定的新一代国际视频编码标准,代表着未来多媒体数据压缩编码技术的发展方向。同时,基于专用多媒体处理芯片的视频编解码系统因具有数据处理能力强、外围接口丰富、功耗低以及开发自由度大等诸多优点,在日常生活、科学研究、军事、工业和医疗等许多领域也有着广泛的应用。因此把新一代视频编码标准H.264和专用多媒体处理芯片结合起来,具有很大的实际应用价值,并已作为实现实时处理的重要方法成为了研究的重点。
本课题在参阅大量文献资料的前提下,以实习中接触到的具体项目为基础,提出了以Mobilygen公司的H.264高清视频编解码器片上系统MG3500SoC为核心器件的视频编解码系统的硬件平台搭建方案。课题主要是对基于H.264标准的视频编解码系统进行研究,并根据系统所要实现的主要功能和性能指标进行系统的软硬件设计,以硬件设计为主。
论文首先介绍了课题的研究背景和意义,综述了视频编解码技术的发展历程,列举了视频编解码系统的主要实现方法。其次,介绍了H.264标准的基本原理并对其主要技术进行了分析。再次,在分析视频编解码系统功能需求的基础上给出了系统硬件整体设计方案,详细介绍了核心器件MG3500SoC的主要性能和参数指标。接着,重点描述了系统各子模块的硬件电路设计,子模块主要包括DDRSDRAM、Flash、SAA、电源、时钟、警报、各种接口、总线扩展以及视频编解码接口电路等。此后,在硬件电路研究的基础上,进一步介绍了高速PCB电路设计中的一些原则和方法,并给出了系统调试的流程及相关注意事项。最后,对全文进行总结,并提出了优化系统设计的未来研究方向。
视频编解码系统;数字视频压缩;H.264标准;国际视频编码标准;高速数字电路设计
中国海洋大学
硕士
信号与信息处理
王怀阳;吴中明
2009
中文
TN919.81;T-651
71
2009-09-28(万方平台首次上网日期,不代表论文的发表时间)